Méthodes et architectures pour le TSI en temps réel - Didier... - Librairie Eyrolles
Tous nos rayons

Déjà client ? Identifiez-vous

Mot de passe oublié ?

Nouveau client ?

CRÉER VOTRE COMPTE
Méthodes et architectures pour le TSI en temps réel
Ajouter à une liste

Librairie Eyrolles - Paris 5e
Indisponible

Méthodes et architectures pour le TSI en temps réel

Méthodes et architectures pour le TSI en temps réel

Didier Demigny

368 pages, parution le 30/10/2001

Résumé

L'objectif de cet ouvrage est d'expliciter la démarche qui partant d'un algorithme conduit jusqu'aux différentes implantations temps réel possibles, qu'elles soient programmées ou câblées, et/ou inversement partant d'une architecture donnée conduit à une variante d'algorithme. Pour chaque type de réalisation sont mises en évidence les stratégies algorithmiques, architecturales et technologiques permettant d'augmenter la rapidité de traitement en vue de respecter les contraintes temporelles et/ou de diminuer les coûts. Face à l'évolution extrêmement rapide des composants électroniques et de leur technologie, l'étude des méthodes de conception des architectures est certainement l'aspect le plus complet de cet ouvrage. C'est sur cet aspect méthodologique que les auteurs ont axé le contenu des différents chapitres.

Sommaire

Chapitre 1. Introduction

Première partie : Algorithmes et précision de calcul

Chapitre 2. Détection de contours par le filtre de Deriche

Chapitre 3. Optimisations algorithmiques

Chapitre 4. Sur la précision des calculs

Deuxième partie : Méthodologie formelle pour l'utilisation du macroparallélisme

Chapitre 5. Méthodologie AAA

Chapitre 6. Conception pour système multi-DSP

Troisième partie : Parallélismes d'instructions

Chapitre 7. Conception pour DSP SHARC

Chapitre 8. Optimisation logicielle pour processeurs superscalaires

Chapitre 9. Implantation sur DSP multiprocesseurs à mémoire partagée

Chapitre 10. Optimisation logicielle pour processeurs VLIW

Quatrième partie : Parallélismes matériels des circuits dédiés

Chapitre 11. Conception ASIC et SoC

Chapitre 12. Conceptions pour FPGA

Chapitre 13. Conceptions pour architectures à reconfiguration dynamique

Chapitre 14. Rétine analogique et détection de contours de Canny-Deriche

Chapitre 15. Synthèse

Glossaire

Index

Caractéristiques techniques

  PAPIER
Éditeur(s) Hermès - Lavoisier
Auteur(s) Didier Demigny
Parution 30/10/2001
Nb. de pages 368
Format 16 x 24
Couverture Relié
Poids 744g
Intérieur Noir et Blanc
EAN13 9782746203273
ISBN13 978-2-7462-0327-3

Avantages Eyrolles.com

Livraison à partir de 0,01 en France métropolitaine
Paiement en ligne SÉCURISÉ
Livraison dans le monde
Retour sous 15 jours
+ d'un million et demi de livres disponibles
satisfait ou remboursé
Satisfait ou remboursé
Paiement sécurisé
modes de paiement
Paiement à l'expédition
partout dans le monde
Livraison partout dans le monde
Service clients sav@commande.eyrolles.com
librairie française
Librairie française depuis 1925
Recevez nos newsletters
Vous serez régulièrement informé(e) de toutes nos actualités.
Inscription